“Conocimientos software>Ingeniería del Software

Tutorial para Verilog HDL

2013/4/3
Verilog HDL es un lenguaje de descripción de hardware importante (HDL ) utilizado por los profesionales del diseño de hardware , sobre todo en la industria del diseño de semiconductores y electrónica . Fue introducido en 1985 por Gateway Design System Corporation. Verilog HDL permite a los diseñadores para desarrollar diseños con un alto nivel de abstracción en el diseño , la verificación y la aplicación de chips de lógica digital. El conocimiento del lenguaje de programación C es útil para aprender Verilog HDL . Cosas que necesitará de computadora
Xilinx ISE
Mostrar más instrucciones
1

Inicie un proyecto nuevo . Abrir Xilinx ISE y haga clic en el menú "Archivo" , seleccione " Nuevo proyecto ". En nombre del proyecto, seleccione " Full_Adder " y seleccione la opción " HDL de nivel superior " tipo de fuente.
2

Elija ajustes. El ajuste dependerá de lo que los sistemas que está ejecutando. Introduzca los valores apropiados para familia , dispositivos y paquetes. Por ejemplo , si está ejecutando un Xilinx Spartan 3 , elegiría Spartan3 , XC3S200 y FT256 , respectivamente . Para la herramienta de síntesis , elija XST ( VHDL /Verilog ), Simulador , ISE Simulator ( VHDL /Verilog ) . E idioma preferido , Verilog
3

Crear un nuevo origen . Haga clic en " Siguiente" hasta llegar a "Crear un nuevo origen " y haga clic en " Nueva Fuente " y elija "módulo Verilog . " Designarlo " Half_Adder " y siga haciendo clic en "Siguiente " hasta que el botón " Finalizar" aparece , haga clic en él . Ahora debe aparecer el módulo.
4

Ejecute el módulo. Declare sus entradas y salidas de los módulos utilizando primitivas . Un medio sumador debe estar compuesto de dos entradas de 1 bit y dos salidas de 1 bit , que están conectados a 1 XOR y 1 puerta AND . Haga clic derecho en " Sintetizar " y aparecerá un cuadro de diálogo. Seleccione la opción " Ejecutar". El programa se ejecutará a través del proceso y , una vez hecho esto , aparecerá un mensaje que su síntesis se ha realizado correctamente .
5

Muestra el hardware. En síntesis , haga doble clic en "Ver RTL " traer a colación el diagrama de bloques del hardware. Haga doble clic en el bloque para mostrar el esquema del circuito y comprobar que es como se ha programado .

Ingeniería del Software
CAD Capacitación Software
Cómo construir una matriz celular en Matlab
¿Qué es la soldadura Automatización Robótica
Cómo configurar Eclipse con Weblogic
Cómo editar Revolución negativo en PDMS
Cómo extraer los ceros en Matlab
¿Qué es AutoCAD MEP
Cilindros de dibujo en AutoCAD 2008
Conocimientos Informáticos © http://www.ordenador.online